Selasa, 27 Juni 2023

Tugas Pendahuluan 2 Modul 4




Tugas Pendahuluan 2 Modul 4
(Percobaan 3 Kondisi 12)

1. Kondisi
[Kembali]

Buatlah rankaian seperti pada percobaan 3 dan ubahlah besar sumber tegangan menjadi 24 volt

2. Gambar Rangkaian Simulasi [Kembali]


3. Video Simulasi [Kembali]



4. Prinsip Kerja [Kembali]

Pada percobaan ini dibuat rangkaian seperti percobaan 3 dan mengubah besar tegangan menjadi 24 volt. Pada rangkaian komponennya berupa terdapat 2 ic yaitu ic 74192 dan ic decoder 74LS47 ;6 buah SW SPDT dimana SW 1 - SW 4 dihubungkan ke D0 - D3 pada ic 74192, SW 5 dihubungkan ke PL (Paralel Load) untuk mulai menghitung counter, SW 6 dihubungkan ke MR (Master Reset) untuk mereset keluaran; terdapat 4 buah logic state; terdapat 2 buah gerbang yaitu gerbang OR dan NOR; dan 7-segment common anoda. 

Pada ic 74192 input D0-D3 dihubungkan ke SW 1- SW 4 dengan masing masing logika 1 dimana D0 sebagai LSB dan D3 sebagai MSB, input UP dihubungkan ke logic state dengan logika 1 dan input DN diberi clock sehingga nantinya akan terjadi penghitungan ke bawah atau counter down. Input Pl (Paralel Load) dihubungkan ke SW 5 dimana fungsinya untuk memulai perhitungan counter, pada PL bersifat aktif low jadi apabila ingin menghidupkannya harus diberi logika dari 0 ke 1, input MR (Master reset) berfungsi untuk mereset rangkaian. Keluaran Q0-Q3 pada ic 74192 dihubungkan ke inputan A-D pada ic decoder 74LS47

Pada ic decoder 74LS47 terdapat inputan RBO yang berfungsi untuk menghidupkan atau mematikan 7-segment, RBI untuk menahan sinyal input dan LT (Lamp Test) untuk mengecek LED pada 7-segment hidup atau mati. Pada ketigan inputan RBO, RBI, dan LT bersifat aktif low jadi diberi logika 1agar seven segment mengeluarkan output yang sesuai. 

Ketika inputan D0-D3 diberi logika 1 dan PL diaktifkan yaitu dari logika 0 ke 1 maka rangkaian akan menghitung ke bawah atau counter down (yaitu dari 15 ke 0), saat perhitungan udah sampai nol maka Q0-Q3 akan berlogika 0 kemudian akan masuk ke input kaki gerbang NOR dan didapat output dari gerbang NOR berlogika 1 kemudian akan masuk ke inputan pertama gerbang OR dengan inputan kedua clock sehingga output dari gerbang OR berlogika 1 dan tidak memberi input clock ke input DN jadi counter akan tetap menjadi 0.

5. Link Download [Kembali]
Download Html disini
Download Rangkaian disini
Download Video disini
Download Datasheet SPDT disini
Download Datasheet 74192 disini
Download Datasheet 7-Segment disini
Download Datasheet 74LS47 disini
Download Datasheet NOR disini
Download Datasheet OR disini

0 komentar:

Posting Komentar